您现在的位置是:主页 > 综合技术与应用 >

    2019-01-05撬动5G基站无线电架构变革北京赛车RF转换器成“

      RF有限公司是一家成立于2014年的玻璃窗清洁机器人公司,是世界上第一家开发并生产玻璃窗清洁机器人“....

      2019年悬空手势有望成为首批登陆智能手机和混合现实头显等设备的技术

      Ioff参数是指,当器件掉电后,即VCC=0,输入或输出端口通过关断二极管的泄露通道,能流入VCC引脚的最大电流为1uA。

      中国游戏排行榜(China Game Weight Rank)是由新浪游戏推出的国内最全面、最专业、最公正、最客观的多平台游戏评测排行榜,包含了目前市场上所有的手游、端游、主机游戏、VR游戏、智能电视游戏及H5游戏,力图为中国玩家打造最值得信赖的游戏推荐平台。

      而目前现有的设备一般使用的是分立元器件,已严重老化,高压极不稳定,维护也较为困难;另一方面在许多常用功能上明显欠缺,使得学生的实验课难以维持。为此我们提出了一种新的设计方案:采用EDA进行结构设计,充分发挥FPGA(Field Programmable Gate Array)技术的集成特性,抛弃原电路中众多晶体管,成功地对系统中的大量处理电路进行了简化和集约,提高了仪器的可靠性和稳定性,有利于电路的测试和检修。改进方案后的定标器不仅完善了原有的功能,还增加了数据存储、RS232接口等功能,可以方便地与PC机接口通信,进行数据处理、图像显示和打印等。

      不过,这要比在喧闹中宣扬空洞的概念,或是被默默地抛弃要好得多。毕竟,更多的争议意味着反思和改进的可能。

      据了解,该计划还将为鹿特丹港整个42公里的港口准备好“连接”船只,甚至在未来还能自主航运。它开始于集中式仪表板应用程序的开发,该应用程序将收集和处理通过IBM物联网平台分析的实时水文,气象传感器数据和通信数据。PoRA表示,这将使港口实现更安全,更高效的交通管理。

      vivo开发团队近日公开了,基于线G手机环境与设计(而非工程样板)成功连通的5G毫米波无线通信,....

      赛灵思亚太区市场营销董事郑馨南表示,过去20年里算法复杂性快速提升是推动FPGA进入DSP应用的最重要市场动力。他以通信领域为例回顾DSP应用历史说,20世纪70年代,DSP应用的驱动力为语音频带,性能需求的数量级为“KHz”,微处理器和MCU可以满足需求;20世纪80、90年代,无线电为DSP应用驱动力,性能需求为“MHz”级,DSP独领风骚;而进入21世纪,三网合一(Tri-play)要求非常复杂的处理,只有DSP+FPGA才能够满足需求。

      EMI有两条途径离开或进入一个电路:辐射和传导。信号辐射是通过外壳的缝、槽、开孔或其他缺口泄漏出去;而信号传导则通过耦合到电源、信号和控制线上离开外壳,在开放的空间中自由辐射,从而产生干扰。

      兆易创新正式推出主频高达72MHz的GD32E230系列超值型微控制器新品

      可编程逻辑器件是一种由用户编程以实现某种电子电路功能的新型器件,PLD 可分为低密度和高密度两种。其中低密度 PLD 器件的编程都需要专用的编程器,属于半定制的专用集成电路器件,而高密度 PLD 就是EDA 技术中经常用到的复杂可编程逻辑器件(CPLD)、现场可编程门阵列(FPGA)以及在系统可编程逻辑器件(ISP-PLD)等,它们属于全定制ASIC 芯片,编程时仅需以 JTAG 方式与计算机并口相连即可。

      LeCun认为,FAIR在其研究和工具中采用的开源政策,有助于推动其他大型科技公司做同样的事情,他认为这已经将AI领域作为一个整体推进。 LeCun上个月在NeurIPS会议和FAIR五周年之际与VentureBeat进行了交谈,他描述FAIR是一个组织,对机器学习的技术、数学感兴趣,使其全部起作用。

      全球EDA领导厂商SpringSoft今天宣布,现即提供Laker3定制IC设计平台与模拟原型(Analog Prototyping)工具。第三代热销的Laker产品系列对于模拟、混合信号、与定制数字设计与版图,提供完整的OpenAccess(OA)环境,并在28与20纳米的流程中,优化其效能与互操作性。

      无论是屏幕尺寸的变化、处理性能的提升,还是拍照效果的突破等,如今每一款新的智能手机(称为用户设备(UE))推向市场,常常吸引眼球并占据新闻头条。从to B端的角度出发,智能手机的发展伴随着几代无线G,无线电接入网络(RAN)的基础设施基站(eNodeB)也历经嬗变。虽远没有消费电子那么热闹,但正是这两者的同步发展,才成就了如今互连世界的数据洪流。

      据IHSMarkit最近发布的移动基础设施市场分析报告,2018年全球2G/3G/4G和5G基础设硬件总收入将达到497亿美元。在LTE升级和5G开始部署的驱动下,2018年第三季度全球移动基础设施硬件收入表现强于去年同期。LTE继续在全球范围内扩张,其全球普及率持续上升,这为未来几年基础设施硬件、如基站的市场带来了利好。

      从GSM到LTE,蜂窝频段的数量从4个增加到40个以上、暴增了10倍。随着LTE网络的出现,基站供应商发现无线电变化形式倍增。LTE-A提高了多频段无线电的要求,在混频中增加了载波聚合,使得同一频段内(更重要的是不同频段内)的非连续频谱可以在基带调制解调器中聚合为单一流。

      频谱稀疏是通信业界的共识,图1显示了几个载波聚合频段组合,突出说明了这一问题。绿色是带间间隔,红色是目标频段。信息理论要求系统不应浪费功率去转换不需要的频谱。多频段无线电需要有效的手段来转换模拟和数字域之间的稀疏频谱。

      对此,ADI公司系统工程师John Oates表示:“为了增加数据吞吐量,现代基站无线电设计必须通过多频段载波聚合来获得更多的频谱带宽。而RF数据转换器可使用全部6 GHz以下蜂窝频谱,并快速重新配置以适应不同频段组合。这一类频率捷变直接RF架构可缩减成本、尺寸、重量和功耗,使得RF DAC发射机和RF ADC DPD接收机成为6 GHz以下多频段基站的首选架构。”

      为了应对4G 、5G网络的需求,广域基站的无线电架构正不断升级。带混频器和单通道数据转换器的超外差窄带IF采样无线电已被复中频(CIF)和零中频(ZIF)等带宽加倍的I/Q架构所取代。但是,ZIF和CIF收发器需要模拟I/Q调制器/解调器,其采用双通道和四通道数据转换器,同时也会遭受LO泄漏和正交误差镜像的影响,必须予以校正。所幸,采样速率的提高带来了超宽带宽的GSPS RF转换器,使得频率捷变软件定义无线电最终成为现实。

      据ADI技术专家介绍,6 GHz以下BTS架构的终极形态或许就是直接RF采样和合成。直接RF架构不再需要模拟频率转换器件,例如混频器、I/Q调制器和I/Q解调器,这些器件本身就是许多干扰杂散信号的来源。相反,数据转换器直接与RF频率接口,任何混频均可通过集成数字上/下变频器(DUC/DDC)以数字方式完成。

      同时,多频段效率增益以精密DSP的形式出现,其已包含在ADI最新推出的RF转换器中,可以仅对需要的频段进行数字通道化,同时支持使用全部RF带宽。利用集内插/抽取上/下采样器、半带滤波器和数控振荡器(NCO)于一体的并行DUC或DDC,可以在模拟和数字域相互转换之前对目标频段进行数字化建构/解构。

      并行数字上/下变频器架构允许用户对多个所需频段(图1中以红色显示)进行通道化,而不会浪费宝贵的周期时间去转换未使用的频段(图1中以绿色显示)。高效率多频段通道化具有降低数据转换器采样速率要求的效果,并能减少通过JESD204B数据总线传输所需的串行通道数量。降低系统采样速率可降低基带处理器的成本、功耗和散热管理要求,从而节省整个基站系统的资本支出(CAPEX)和运营支出(OPEX)。

      在新一代多频段BTS无线电中,RF DAC已成功取代了IF DAC。事实上,ADI公司基于SiGe& 28nm CMOS工艺打造的两款微波5G前端系统解决方案——高速模数转换器AD9208与高速数模转换器AD9172,为下一代宽带软件定义系统树立了新的性能基准。以基于ADI公司的16位12 GSPS RF DAC——AD9172打造的直接RF发射机为例,其利用三个并行DUC支持三频段通道化,允许在1200 MHz带宽上灵活地放置副载波。在RF DAC之后,选用ADI公司的高性能数字增益放大器ADL5335提供12 dB的增益和31.5 dB的衰减范围,最高支持4 GHz。根据eNodeB的输出功率要求,这一直接RF发射机的输出可以驱动所选功率放大器。

      考虑图4所示的频段3和频段7情形,可进一步通过宽带方法将数据流直接转换为RF。这一方法是不经通道化而合成频段,要求1228.8 MHz的数据速率。此带宽的80%产生983.04 MHz的DPD(数字预失真)合成带宽,足以传输两个频带及其740 MHz的频带间隔。ADI技术专家指出,该方法对DPD系统有好处,不仅可以对每个单独载波的带内IMD进行预失真,还能对所需频带之间的其他无用非线性发射进行预失真,对于系统设计十分具有吸引力。

      同时,AD9172搭配AD9208使用,可构建直接RF架构的DPD观测接收机。ADI公司14位3 GSPS RF ADC——AD9208,支持通过并行DDC进行多频段通道化;基于其构建的发射机DPD子系统中RF DAC和RF ADC组合有许多优点,包括共享转换器时钟、相关相位噪声消除以及系统整体的简化。其中一个简化是,集成PLL的AD9172能够从低频参考信号生成高达12 GHz的时钟,而无需在无线电电路板周围布设高频时钟。此外,RF DAC可以输出其时钟的相位相干分频版本供反馈ADC使用。此类系统特性支持创建优化的多频段发射机芯片组,从而真正增强BTS DPD系统。

      关注电子行业精彩资讯,关注华强资讯官方微信,精华内容抢鲜读,还有机会获赠全年杂志

      外媒:苹果新iPhone将搭载具ToF功能的Sony 3D相机传感器

      台积电、三星与英特尔EUV光罩盒采购需求爆发,厂商接单供应告急

      贸泽电子新品推荐:2018年11月 率先引入新品的全球分销商

      AI“芯”Helio P90发布 联发科技何以做到“跑分第一”?北京赛车冠军滚雪球

网站地图